یارا فایل

مرجع دانلود انواع فایل

یارا فایل

مرجع دانلود انواع فایل

مقاله پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

اختصاصی از یارا فایل مقاله پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک دانلود با لینک مستقیم و پر سرعت .

مقاله پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک


مقاله پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

لینک پرداخت و دانلود *پایین مطلب*
فرمت فایل:Word (قابل ویرایش و آماده پرینت)
تعداد صفحه: 30
فهرست مطالب:

خلاصه

1- مقدمه

2- تحقق شبکه عصبی

2-1- اصول عملکرد

2-2- پیاده سازی مدارهای شبکه

3- پیاده سازی الگوریتم آموزش ژنتیک

4- نتایج تجربی

5- نتیجه و چشم انداز

مراجع

 

خلاصه

مفید بودن شبکه عصبی آنالوگ مصنوعی بصورت خیلی نزدیکی با میزان قابلیت آموزش پذیری آن محدود می شود .

این مقاله یک معماری شبکه عصبی آنالوگ جدید را معرفی می کند که وزنهای بکار برده شده در آن توسط الگوریتم ژنتیک تعیین می شوند .

اولین پیاده سازی VLSI ارائه شده در این مقاله روی سیلیکونی با مساحت کمتر از 1mm که شامل 4046 سیناپس و 200 گیگا اتصال در ثانیه است اجرا شده است .

از آنجائیکه آموزش می تواند در سرعت کامل شبکه انجام شود بنابراین چندین صد حالت منفرد در هر ثانیه می تواند توسط الگوریتم ژنتیک تست شود .

این باعث می شود تا پیاده سازی مسائل بسیار پیچیده که نیاز به شبکه های چند لایه بزرگ دارند عملی بنظر برسد .

1- مقدمه

شبکه های عصبی مصنوعی به صورت عمومی بعنوان یک راه حل خوب برای مسائلی از قبیل تطبیق الگو مورد پذیرش قرار گرفته اند .

علیرغم مناسب بودن آنها برای پیاده سازی موازی ، از آنها در سطح وسیعی بعنوان شبیه سازهای عددی در سیستمهای معمولی استفاده می شود .

یک دلیل برای این مسئله مشکلات موجود در تعیین وزنها برای سیناپسها در یک شبکه بر پایه مدارات آنالوگ است .

موفقترین الگوریتم آموزش ، الگوریتم Back-Propagation است .

این الگوریتم بر پایه یک سیستم متقابل است که مقادیر صحیح را از خطای خروجی شبکه محاسبه می کند .

یک شرط لازم برای این الگوریتم دانستن مشتق اول تابع تبدیل نرون است .

در حالیکه اجرای این مسئله برای ساختارهای دیجیتال از قبیل میکروپروسسورهای معمولی و سخت افزارهای خاص آسان است ، در ساختار آنالوگ با مشکل روبرو می شویم .

دلیل این مشکل ، تغییرات قطعه و توابع تبدیل نرونها و در نتیجه تغییر مشتقات اول آنها از نرونی به نرون دیگر    و از تراشه ای به تراشه دیگر است و چه چیزی می تواند بدتر از این باشد که آنها با دما نیز تغییر کنند .

ساختن مدارات آنالوگی که بتوانند همه این اثرات را جبران سازی کنند امکان پذیر است ولی این مدارات در مقایسه با مدارهایی که جبران سازی نشده اند دارای حجم بزرگتر و سرعت کمتر هستند .

برای کسب موفقیت تحت فشار رقابت شدید از سوی دنیای دیجیتال ، شبکه های عصبی آنالوگ نباید سعی کنند که مفاهیم دیجیتال را به دنیای آنالوگ انتقال دهند .

در عوض آنها باید تا حد امکان به فیزیک قطعات متکی باشند تا امکان استخراج یک موازی سازی گسترده در تکنولوژی VLSI مدرن بدست آید .

شبکه های عصبی برای چنین پیاده سازیهای آنالوگ بسیار مناسب هستند زیرا جبران سازی نوسانات غیر قابل اجتناب قطعه می تواند در وزنها لحاظ شود .

مسئله اصلی که هنوز باید حل شود آموزش است .

حجم بزرگی از مفاهیم شبکه عصبی آنالوگ که در این زمینه می توانند یافت شوند ، تکنولوژیهای گیت شناور را جهت ذخیره سازی وزنهای آنالوگ بکار می برند ، مثل EEPROM حافظه های Flash .

در نظر اول بنظر می رسد که این مسئله راه حل بهینه ای باشد .

 آن فقط سطح کوچکی را مصرف می کند و بنابراین حجم سیناپس تا حد امکان فشرده می شود (کاهش تا حد فقط یک ترانزیستور) .

دقت آنالوگ می تواند بیشتر از 8 بیت باشد و زمان ذخیره سازی داده (با دقت 5 بیت) تا 10 سال افزایش می یابد .

اگر قطعه بطور متناوب مورد برنامه ریزی قرار گیرد ، یک عامل منفی وجود خواهد داشت و آن زمان برنامه ریزی و طول عمر محدود ساختار گیت شناور است .

بنابراین چنین قطعاتی احتیاج به وزنهایی دارند که از پیش تعیین شده باشند .

اما برای محاسبه وزنها یک دانش دقیق از تابع تبدیل شبکه ضروری است .

برای شکستن این چرخه پیچیده ، ذخیره سازی وزن باید زمان نوشتن کوتاهی داشته باشد .

این عامل باعث می شود که الگوریتم ژنتیک وارد محاسبات شود .

با ارزیابی تعداد زیادی از ساختارهای تست می توان وزنها را با بکار بردن یک تراشه واقعی تعیین کرد .

همچنین این مسئله می تواند حجم عمده ای از تغییرات قطعه را جبران سلزی کند ، زیرا داده متناسب شامل خطاهایی است که توسط این نقایص ایجاد شده اند .

 


دانلود با لینک مستقیم


مقاله پیاده سازی VLSI یک شبکه عصبی آنالوگ مناسب برای الگوریتم های ژنتیک

مقاله طراحی مبدل آنالوگ به دیجیتال 10 بیتی SAR توان پایین

اختصاصی از یارا فایل مقاله طراحی مبدل آنالوگ به دیجیتال 10 بیتی SAR توان پایین دانلود با لینک مستقیم و پرسرعت .

مقاله طراحی مبدل آنالوگ به دیجیتال 10 بیتی SAR توان پایین


مقاله طراحی مبدل آنالوگ به دیجیتال 10 بیتی SAR توان پایین

چکیده – با گسترش روزافزون استفاده از مبدل های آنالوگ به دیجیتال در مخابرات دیجیتال و اتوماسیون، نیاز به مبدل های با

رزولوشن بالا و دقیق روز به روز افزایشمیابد. از طرفی دیگر در سیستم های مخابراتی سیار بحث توان بسیار قابل اهمیت خواهد شد.

پر سرعت، با توان مصرفی Time-Interleaved SAR ADC لذا با این رویکرد در مقاله ی پیش رو سعی بر این است که یک مبدل ۱۰ بیتی

بصورت قابل توجهی نسبت به سایر روشها کمتر SAR ارایه شود. از آنجا که توان مبدل CMOS 0.25u پایین و رزولوشن بالا، با تکنولوژی

استلذا در کاربردهایی که توان اهمیتدارد، مورد توجه است. اما مشکل اصلی این نوع مبدل ها سرعت پایین آنهاست. لذا در این مقاله

سرعت نهایی مبدل را تا ۱۰ برابر افزایشداده ایم. همچنین برای افزایش دقت تبدیل، از یک Time-Interleaving با استفاده از تکنولوژی

ساختار آنالوگمقاوم در برابر خطا استفاده شده که جزییات آن را خواهیم دید.


دانلود با لینک مستقیم

مقاله طراحی و شبیه سازی یک مبدل آنالوگ به دیجیتال تقریب متوالی SAR هشت بیتی توان پایین در تکنولوژی 180 نانومتر

اختصاصی از یارا فایل مقاله طراحی و شبیه سازی یک مبدل آنالوگ به دیجیتال تقریب متوالی SAR هشت بیتی توان پایین در تکنولوژی 180 نانومتر دانلود با لینک مستقیم و پرسرعت .

مقاله طراحی و شبیه سازی یک مبدل آنالوگ به دیجیتال تقریب متوالی SAR هشت بیتی توان پایین در تکنولوژی 180 نانومتر


 مقاله طراحی و شبیه سازی یک مبدل آنالوگ به دیجیتال تقریب متوالی SAR  هشت بیتی  توان پایین در تکنولوژی 180 نانومتر

مبدل آنالوگ به دیجیتال SAR، به طور معمول دارای توان مصرفی کم، سرعت متوسط و روزولیشن متوسط به بالا می باشد. تقاضا برای طول عمر زیاد در کاربردهای پزشکی نیاز به طراحی مبدل با توان فوق العاده کم می باشد که سبب بیشترین کاربرد مبدل SAR در پزشکی شده است. در سالهای اخیر نیاز به رشد مبدلهای آنالوگ به دیجیتال SAR در کاربردهای پزشکی چون دستگاه تنظیم ضربان قلب و کاشت قطعات پزشکی در بدن و ... قابل مشاهده است. در کار انجام شده سعی بر شبیه سازی یک مبدل SAR ؛8 بیتی با سظرعت نمونه برداری 1KS/s، به منظور کاهش توان مصرفی در نرم افزار Cadense و MATLAB شده است.

 


دانلود با لینک مستقیم

بررسی گذشته- حال و آینده مبدلهای دیجیتال به آنالوگ با توان مصرفی کم و سرعت بالا

اختصاصی از یارا فایل بررسی گذشته- حال و آینده مبدلهای دیجیتال به آنالوگ با توان مصرفی کم و سرعت بالا دانلود با لینک مستقیم و پرسرعت .

بررسی گذشته- حال و آینده مبدلهای دیجیتال به آنالوگ با توان مصرفی کم و سرعت بالا


بررسی گذشته- حال و آینده مبدلهای دیجیتال به آنالوگ با توان مصرفی کم و سرعت بالا

در این مقاله به بررسی مبدل های آنالوگ به دیجیتال در چند سال اخیر پرداخته شده  است.زبان فارسی


دانلود با لینک مستقیم

سمینار کامل با عنوان مبدل های آنالوگ به دیجیتال، مناسب جهت ارائه درس سمینار

اختصاصی از یارا فایل سمینار کامل با عنوان مبدل های آنالوگ به دیجیتال، مناسب جهت ارائه درس سمینار دانلود با لینک مستقیم و پرسرعت .

سمینار کامل با عنوان مبدل های آنالوگ به دیجیتال، مناسب جهت ارائه درس سمینار


سمینار کامل با عنوان مبدل های آنالوگ به دیجیتال، مناسب جهت ارائه درس سمینار

این فایل سمینارشامل 4 فصل می باشد بصورت کامل انواع مبدل ها ونحوه کار آنها را مورد بررسی قرار می دهد ، پارامترهای استاتیک و دنامیک مبدل را تعریف و بصورت کامل تحلیل می کند و در فصل 3 به بررسی بلوک های سازنده مبدل خط لوله پرداخته و هر بخش را کامل بررسی نموده و در فصل 4 به نتیجه گیری و پیشنهادات می پردازد که می توان ایده های خوبی جهت ادامه راه که نوشتن پایان نامه کارشناسی ارشد است از این فصل گرفت.


دانلود با لینک مستقیم